TUGAS PENDAHULUAN 1

 

MODUL 2 FLIP-FLOP







1. Kondisi [Kembali]

Modul 2 Percobaan 1 Kondisi 3

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care.


2. Gambar Rangkaian  [Kembali]


Gambar rangkaian sebelum simulasi


Gambar rangkaian setelah simulasi



3. Video  [Kembali]



4. Prinsip Kerja [Kembali]

  • J-K Flip-Flop

       Pada rangkaian J-K Flip-Flop di dalamnya juga terdapat R-S Flip-Flop, hal ini dikarenakan J-K Flip-Flop merupakan pengempangan dari R-S Flip Flop. Dimana sesuai dengan kondisi yang telah dipilih bahwasannya input masukan pada R dan S berlogika 0, maka disini R-S Flip-Flop akan aktif karena R-S Flip-Flop bekerja pada aktif low dan mengakibatkan J dan K tidak aktif, maka apapun yang dilakukan pada input J dan K tidak akan mempengaruhi output dari rangkaian tersebut. Dapat terlihat pada output bahwasannya dengan input R=0 dan S=0 maka akan menghasilkan ouput yang berlogika sama dengan ouput percobaan sebelumnya atau disebut sebagai kondisi tetap dimana output tidak mengalami perubahan.

  • D Flip-Flop

          Pada rangkaian D Flip-Flop sesuai dengan kodisi yang telah dipilih maka yang bekerja adalah R-S Flip-Flopnya karna input yang masuk berlogika 0, jadi apapun yang dilakukan pada input masukan D  tidak akan mempengaruhi output dari rangkaiannya, jadi output tidak akan berubah sesuai dengan output sebelumnya, hal ini dinamakan dengan kodisi tetap atau output tanpa perubahan.



5. Link Download [Kembali]

Tidak ada komentar:

Posting Komentar

cover

BAHAN PRESENTASI UNTUK MATAKULIAH SISTEM DIGITAL 2022 Nama: Heru Kurniawan NIM: 2010952005 Sistem Digital Kelas B Dosen Pengampu ; Darwison,...