MODUL 2 FLIP-FLOP
Buatlah rangkaian J-K flip flop dan D flip flop
seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=0,
B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care.
4. Prinsip Kerja [Kembali]
- J-K Flip-Flop
Pada rangkaian J-K
Flip-Flop di dalamnya juga terdapat R-S Flip-Flop, hal ini dikarenakan J-K Flip-Flop
merupakan pengempangan dari R-S Flip Flop. Dimana sesuai dengan kondisi yang
telah dipilih bahwasannya input masukan pada R dan S berlogika 0, maka disini
R-S Flip-Flop akan aktif karena R-S Flip-Flop bekerja pada aktif low dan
mengakibatkan J dan K tidak aktif, maka apapun yang dilakukan pada input J dan
K tidak akan mempengaruhi output dari rangkaian tersebut. Dapat terlihat pada
output bahwasannya dengan input R=0 dan S=0 maka akan menghasilkan ouput yang
berlogika sama dengan ouput percobaan sebelumnya atau disebut sebagai kondisi
tetap dimana output tidak mengalami perubahan.
- D Flip-Flop
Pada rangkaian D
Flip-Flop sesuai dengan kodisi yang telah dipilih maka yang bekerja adalah R-S
Flip-Flopnya karna input yang masuk berlogika 0, jadi apapun yang dilakukan
pada input masukan D tidak akan
mempengaruhi output dari rangkaiannya, jadi output tidak akan berubah sesuai
dengan output sebelumnya, hal ini dinamakan dengan kodisi tetap atau output
tanpa perubahan.
- Download HTML: Klik disini
- Download Rangkaian Proteus: Klik disini
- Download Video: Klik disini
- Download IC JK Flip-Flop: Klik disini
- Download IC D Flip-Flop: Klik disini
- Download SW-SPDT: Klik disini
Tidak ada komentar:
Posting Komentar